首页    期刊浏览 2025年02月21日 星期五
登录注册

文章基本信息

  • 标题:DESAIN DAN SIMULASI ARITHMETIC LOGIC UNIT DENGAN VHDL UNTUK PROCESSOR ELEMENT RISC ARSITEKTUR PARALEL PENGOLAHAN CITRA LAPCAM
  • 本地全文:下载
  • 作者:W. Tri Hartono ; E. Mozef. ; Mushlihudin Mushlihudin
  • 期刊名称:TELKOMNIKA (Telecommunication Computing Electronics and Control)
  • 印刷版ISSN:2302-9293
  • 出版年度:2005
  • 卷号:3
  • 期号:1
  • 页码:47-53
  • DOI:10.12928/telkomnika.v3i1.1217
  • 语种:English
  • 出版社:Universitas Ahmad Dahlan
  • 摘要:Sebuah konsep baru arsitektur paralel untuk pengolahan citra LAPCAM (Linear Array of Processor with Content Addressable Memory), sedang dikembangkan. LAPCAM terdiri dari tiga komponen utama, yaitu Processor Element (PE), Memori MAM, dan Jaringan interkoneksi OAC. Arsitektur LAPCAM, mempunyai feature yang optimal antara jumlah Processor Element (PE) dan kecepatan eksekusi. Selain itu LAPCAM mempunyai jenis memori dan jaringan interkoneksi yang baru, MAM (Multi-mode Access Memory) dan OAC (Orthogonal Addressable Crossbar). Element yang unik ini menjadikan LAPCAM sebagai suatu arsitektur paralel yang optimal untuk berbagai macam permasalahan pengolahan citra. Dalam tulisan ini, akan dikupas secara rinci, disain dari sebuah Arithmetic Logic Unit (ALU) yang merupakan bagian terpenting dari Processor Element (PE), dengan menggunakan VHSIC Hardware Description Language (VHDL). Simulasi akan dikerjakan menggunakan Software Max+plus II dari ALTERA. Dari hasil simulasi diperlihatkan bahwa keluaran WR_C dan WR_Z hanya akan aktif pada instruksi-instruksi ADD dan SUB saja.
国家哲学社会科学文献中心版权所有