出版社:Faculty of Humanities, Kaunas University of Technology
摘要:Šiame straipsnyje pateikiama naujo matricinio laipsnio šifro realizavimo įterptinėse sistemose teorinė analizė. Šio šifro pagrindą sudaro matricinio laipsnio funkcija. Tai leidžia minimizuojant šifro iteracijų skaičių pasiekti norimą saugumą ir efektyvumą. Straipsnyje trumpai apžvelgiama matricinio laipsnio funkcija ir visas šifras, aptariamos saugumo prielaidos ir pateikiamos saugumo parametrų ribos. Šifro greitis įvertinamas nustatant operacijų skaičius, atsižvelgiant į peržvalgos lentelių naudojimą ir realizaciją 8 bitų AVR tipo mikroprocesoriuose. Teorinis matricinio laipsnio šifro greitis palyginamas su greičiausiomis žinomomis AES-128 šifro realizacijomis. Kartu vertinant užšifravimą ir iššifravimą, mūsų siūlomu šifru šifruojama greičiau negu AES-128 šifru. Bibl. 11, lent. 1 (anglų kalba; santraukos anglų ir lietuvių k.).
其他摘要:In this paper we present a theoretical implementation analysis of new matrix power cipher in embedded systems. This cipher is based on the matrix power function. This allows achieving required security and efficiency while minimizing the number of rounds. In this paper we briefly overview the matrix power and the whole cipher, discuss the security assumptions and specify the limits of security parameters. The speed of the cipher was estimated by counting operations considering the usage of look-up tables and realization in 8-bits AVR microcontrollers. Theoretical speed of the matrix power cipher was compared with the fastest known AES-128 implementations. Our cipher performs faster than AES-128 when encryption and decryption are considered together. Bibl. 11, tabl. 1 (in English; abstracts in English and Lithuanian). DOI: http://dx.doi.org/10.5755/j01.eee.118.2.1182